可重构模拟信号处理器可以根据应用要求对模拟信号处理器的功能进行配置,加快模拟系统的实现,缩短产品设计试制的周期,降低试制成本,具有一定的科学研究价值和实用意义。本课题对输入信号频率在100Hz到100KHz之间的、中等运算精度、中等规模的低功耗可重构模拟信号处理器的一些关键技术进行研究,包括对可重构模拟信号处理器的体系结构、可配置模拟单元的体系结构及其电路实现、可配置数字单元的体系结构及其电路实现、模拟信号处理器的低功耗实现技术等进行研究,并在此基础上,采用130nm 1.2V CMOS工艺设计一个低功耗可重构模拟信号处理器,该可重构模拟信号处理器可以实现信号的算术运算(如加、减、乘、除、求大、求小、比较、积分、微分等)、滤波、信号跟踪和检测、高精度的可变增益放大/衰减、比例积分微分(PID)控制环路等模拟信号处理功能。在用该模拟信号处理器实现指定电路时,功耗性能比接近或达到国际先进水平。
{{i.achievement_title}}
数据更新时间:2023-05-31
基于限流级差配合的城市配电网高选择性继电保护方案
基于MCPF算法的列车组合定位应用研究
我国哮喘病患者可避免住院现状分析
基于可拓设计的产品个性化定制方法
氮气火花开关击穿机制的理论和数值研究
可重构多核处理器设计方法及其关键技术研究
无线通信中可重构基带处理器研究
面向可重构处理器的专用指令集快速综合与验证技术
混合粒度可重构视觉处理器关键技术研究